第0頁
工作電壓:2.4V~5.5V 內部32kHz RC 振蕩器 I2C 總線接口 偏置可選1/3、1/4 占空比可選1/4、1/8 幀頻可選80Hz或者160Hz 讀/寫地址自動累加 顯示模式56x4、52x8 帶電壓跟隨器的內部 LCD 偏置發生器 可配置16級LCD工作電壓調整電路 VLCD引腳可調整LCD工作電壓 封裝形式: LQFP64(7.0mm x 7.0mm PP=0.4mm) LQFP48(7.0mm x 7.0mm PP=0.5mm) Rev. 1.3 1 Jul. 21 2019 www.szvinka.com VK2C23 56×4/52x8 LCD驅動 概述 VK2C23是一種最多416點的點陣式存儲器映射多功能LCD 驅動電路。VK2C23的可軟件編 程控制的特點,使它適合點陣式LCD 顯示,包括LCD 模塊和顯示子系統。VK2C23支持的顯 示模式有224點(56x4),416點(52x8)兩種。VK2C23通信接口為I2C串行接口(SCL, SDA)。 功能特點 1. 管腳配置 注: 應用條件:VDD ≤ VLCD或 VLCD ≤ VDD 2. LQFP 48封裝不支持 LCD 1/4 duty 3. VCCA2 pad 內部與 VLCD pad 連接 7 1 2 3 4 5 6 8 9 10 11 12 25 13 14 1516 17 18 19 20 2122 23 24 26 27 28 29 30 31 32 33 34 35 36 48 47 46 45 44 43 42 41 40 3938 37 VK2C23B 48 LQFP-A SEG27 SEG26 SEG25 SEG24 SEG23 SEG22 SEG21 SEG20 SEG19 SEG18 SEG17 SEG16 VDD SDA SCL VSS COM0 COM1 COM2 COM3 COM4 COM5 COM6 COM7 SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG38 SEG37 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 VLCD VK2C23A 64 LQFP-A SEG39 SEG38 SEG37 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 SEG27 SEG26 SEG25 SEG24 VDD SDA SCL VSS COM0 COM1 COM2 COM3 COM4/SEG0 COM5/SEG1 COM6/SEG2 COM7/SEG3 SEG4 SEG5 SEG6 SEG7 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 SEG20 SEG21 SEG22 SEG23 SEG54 SEG53 SEG52 SEG51 SEG50 SEG49 SEG48 SEG47 SEG46 SEG45 SEG44 SEG43 SEG42 SEG41 SEG40 VLCD
第1頁
Rev. 1.3 2 Jul. 21 2019 www.szvinka.com VK2C23 56×4/52x8 LCD驅動 壓焊點示意圖 (0, 0) 22 3534333230 3129282726252423 50 1 SDA SCL Option VSS COM0 COM1 COM2 COM3 COM4/SEG0 COM5/SEG1 COM6/SEG2 COM7/SEG3 SEG4 SEG5 SEG6 SEG7 SEG38 SEG37 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 SEG27 SEG26 SEG25 SEG24 SEG55 SEG54 SEG53 SEG52 SEG51 SEG50 SEG49 SEG48 SEG47 SEG46 SEG45 SEG44 SEG43 SEG42 SEG41 SEG40 SEG39 VLCD VCCA2 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 SEG20 SEG21 SEG22 SEG23 VDD 68 67 66 65 64 63 62 61 5859 57 56 55 54 53 52 51 60 36 49 48 47 46 45 44 43 42 41 40 39 38 37 2 3 4 6 5 7 8 10 N.C. 9 11 12 13 14 15 16 17 18 19 20 21 Chip size: 1750 x 1920μm2
第2頁
Rev. 1.3 3 Jul. 21 2019 www.szvinka.com VK2C23 56×4/52x8 LCD驅動 壓焊點坐標 PAD NAME PAD SIZE(um^2) X(Center)um Y(Center)um NOTE VDD 70*70 93.11 1561.99 SDA 70*70 93.11 1411.65 SCL 70*70 93.11 1302.17 OP 70*70 93.11 1217.67 VSS 70*70 93.11 1133.17 COM0 70*70 93.11 1048.67 COM1 70*70 93.11 964.17 COM2 70*70 93.11 879.67 COM3 70*70 93.11 795.17 SEG0 70*70 93.11 700.17 SEG1 70*70 93.11 615.67 SEG2 70*70 93.11 535.17 SEG3 70*70 93.11 446.67 SEG4 70*70 93.11 362.17 SEG5 70*70 93.11 277.67 SEG6 70*70 93.11 193.17 SEG7 70*70 93.11 108.67 SEG8 70*70 373.83 93.11 SEG9 70*70 458.33 93.11 SEG10 70*70 542.83 93.11 SEG11 70*70 627.33 93.11 SEG12 70*70 711.83 93.11 SEG13 70*70 796.33 93.11 SEG14 70*70 880.83 93.11 SEG15 70*70 965.33 93.11 SEG16 70*70 1049.83 93.11 SEG17 70*70 1134.33 93.11 SEG18 70*70 1218.83 93.11 SEG19 70*70 1303.33 93.11 SEG20 70*70 1387.83 93.11 SEG21 70*70 1472.33 93.11 SEG22 70*70 1556.83 93.11 SEG23 70*70 1641.33 93.11 SEG24 70*70 1656.89 370.75 SEG25 70*70 1656.89 455.25 SEG26 70*70 1656.89 539.75 SEG27 70*70 1656.89 624.25 SEG28 70*70 1656.89 708.75 SEG29 70*70 1656.89 793.25 SEG30 70*70 1656.89 877.75 SEG31 70*70 1656.89 962.25 SEG32 70*70 1656.89 1046.75 SEG33 70*70 1656.89 1131.25 SEG34 70*70 1656.89 1215.75 SEG35 70*70 1656.89 1300.25 SEG36 70*70 1656.89 1384.75 SEG37 70*70 1656.89 1469.25 SEG38 70*70 1656.89 1553.75 SEG39 70*70 1642.36 1826.89 SEG40 70*70 1557.86 1826.89 SEG41 70*70 1473.36 1826.89 SEG42 70*70 1388.86 1826.89 SEG43 70*70 1304.36 1826.89 SEG44 70*70 1219.86 1826.89 SEG45 70*70 1135.36 1826.89 SEG46 70*70 1050.86 1826.89 SEG47 70*70 966.36 1826.89 SEG48 70*70 881.86 1826.89 SEG49 70*70 797.36 1826.89 SEG50 70*70 712.86 1826.89 SEG51 70*70 628.36 1826.89 SEG52 70*70 543.86 1826.89 SEG53 70*70 459.36 1826.89 SEG54 70*70 362.36 1826.89 SEG55 70*70 272.36 1826.89 VLCD 70*70 179.75 1826.89 VCCA2 70*70 95.25 1826.89 TEST 70*70 435.98 1189.31 TEST PAD
第3頁
功能框圖 控制 I2C電路 SDA SCL VSS 內部電壓 調整電路 VDD VLCD 顯示RAM LCD驅動 偏置電路 COM0 COM3 COM4/SEG0 ~ ~ ~ ~ 和 和 Rev. 1.3 4 Jul. 21 2019 www.szvinka.com COM7/SEG3 SEG4 SEG55 ~ ~ VK2C23 56×4/52x8 LCD驅動 管腳說明 名 稱 I/O 功 能 說 明 VLCD - VLCD 引腳和 VDD 引腳連接,內部電壓調整功能使能,內部電壓調整功能可 用來調整 VLCD 電壓。 VLCD 引腳和 VDD 引腳通過1個電阻連接,內部電壓調整功能禁止,通過改變 這個外部阻值來調整 VLCD 電壓。 VDD 正電源。 VCCA2 LCD bias發生器電源 COM4/SEG0 ~COM7/SEG3 O LCD COM/SEG 復用驅動輸出 VSS - 電源地 COM0~COM3 O LCD COM 輸出端。 SEG4~SEG55 O LCD SEG 輸出端。 SCL I I2C 接口串行時鐘輸入 SDA I/O I2C 接口串行數據輸入/輸出 - -
第4頁
功能說明 上電復位 上電后,芯片通過內部上電復位電路初始化。內部電路初始化后的狀態如下所示: ● 當 VLCD ≤ VDD 時,所有 COM/SEG 輸出都設為 VDD。 ● 當 VDD ≤ VLCD 時,所有 COM/SEG 輸出都設為 VLCD。 ● LQFP64封裝采用 1/4 duty 輸出和 1/3 bias 的驅動模式。 ● LQFP48封裝采用 1/8 duty 輸出和 1/3 bias 的驅動模式 ● 系統振蕩器和 LCD bias 發生器都為關閉狀態。 ● LCD 顯示處于關閉狀態。 ● 內部電壓調整功能使能。 ● SEG/VLCD 共用引腳設為 SEG 引腳。 ● VLCD 引腳檢測開關除能。 ● 幀頻率設為 80Hz。 ● 閃爍功能除能。 上電后,應避免 1ms 內 I2C 總線上有數據傳輸,以完成復位動作。 Rev. 1.3 5 Jul. 21 2019 www.szvinka.com 系統結構 顯示RAM 靜態顯示存儲器(RAM)結構為52×8位,貯存所顯示的數據。RAM 的內容直接映射成LCD 驅動 器的內容。RAM 中的數據I2C命令存取。RAM 中的內容映射至LCD 的過程如下圖所示: 56? 顯示模式的 RAM 映射 52×8 顯示模式的 RAM 映射 VK2C23 56×4/52x8 LCD驅動 輸出 COM3 COM2 COM1 COM0 輸出 COM3 COM2 COM1 COM0 地址 SEG1 SEG0 00H SEG3 SEG2 01H SEG5 SEG4 02H SEG7 SEG6 03H SEG9 SEG8 04H SEG11 SEG10 05H .......... .......... .......... .......... .......... .......... .......... .......... .......... .......... .......... SEG55 SEG54 1BH D7 D6 D5 D4 D3 D2 D1 D0 Data 輸出 COM7/ SEG3 COM6/ SEG2 COM5/ SEG1 COM4/ SEG0 COM3 COM2 COM1 COM0 地址 SEG4 00H SEG5 01H SEG6 02H SEG7 03H SEG8 04H SEG9 05H .......... .......... .......... .......... .......... .......... .......... .......... .......... .......... SEG55 33H D7 D6 D5 D4 D3 D2 D1 D0 Data
第5頁
Rev. 1.3 6 Jul. 21 2019 www.szvinka.com D7 D6 D5 D4 D3 D2 D1 D0 MSB LSB I 2C 接口顯示數據傳輸格式: LCD偏置電壓 通過 VLCD 和 VSS 之間連接的 4 個串聯電阻分壓得到1/3、1/4 LCD 偏置電壓??赏ㄟ^軟件配置切 換電路獲得不同阻值得到 1/3、1/4 偏置電壓。如下圖: VK2C23 56×4/52x8 LCD驅動 R 內部電壓調整 VLCD pad R R R VE bit DE bit VCCA2 pad VDD pad
第6頁
Rev. 1.3 7 Jul. 21 2019 www.szvinka.com 1. 當 VCCA2 pad 連接到 VDD pad 2. 當 VCCA2 pad 連接到 VLCD 4 位可編程模擬開關和 VLCD 輸出電壓如下表所示: VK2C23 56×4/52x8 LCD驅動 Bias DA3~DA0 1/3 1/4 備注 00H 1.000×VDD 1.000×VDD 默認值 01H 0.944×VDD 0.957×VDD 02H 0.894×VDD 0.918×VDD 03H 0.849×VDD 0.882×VDD 04H 0.808×VDD 0.849×VDD 05H 0.771×VDD 0.818×VDD 06H 0.738×VDD 0.789×VDD 07H 0.707×VDD 0.763×VDD 08H 0.678×VDD 0.738×VDD 09H 0.652×VDD 0.714×VDD 0AH 0.628×VDD 0.692×VDD 0BH 0.605×VDD 0.672×VDD 0CH 0.584×VDD 0.652×VDD 0DH 0.565×VDD 0.634×VDD 0EH 0.547×VDD 0.616×VDD 0FH 0.529×VDD 0.600×VDD Bias DA3~DA0 1/3 1/4 備注 00H 1.000×VLCD 1.000×VLCD 默認值 01H 0.944×VLCD 0.957×VLCD 02H 0.894×VLCD 0.918×VLCD 03H 0.849×VLCD 0.882×VLCD 04H 0.808×VLCD 0.849×VLCD 05H 0.771×VLCD 0.818×VLCD 06H 0.738×VLCD 0.789×VLCD 07H 0.707×VLCD 0.763×VLCD 08H 0.678×VLCD 0.738×VLCD 09H 0.652×VLCD 0.714×VLCD 0AH 0.628×VLCD 0.692×VLCD 0BH 0.605×VLCD 0.672×VLCD 0CH 0.584×VLCD 0.652×VLCD 0DH 0.565×VLCD 0.634×VLCD 0EH 0.547×VLCD 0.616×VLCD 0FH 0.529×VLCD 0.600×VLCD
第7頁
Rev. 1.3 8 Jul. 21 2019 www.szvinka.com S P SDA SCL SDA SCL START condition STOP condition 字節格式 應答信號 S or Sr P or Sr SDA SCL 1 2 7 8 9 ACK 1 2 3-8 9 ACK P Sr S 1 2 7 8 9 clock pulse for acknowledgement Data Output by Transmitter Data Outptu by Receiver SCL From Master acknowledge not acknowledge START condition I2C接口 該系列芯片支持 I2C 串行接口,可在不同的 IC 或模塊之間進行雙向雙線通信,即一條串行數據線 SDA 和一條串行時鐘線 SCL。這兩條線分別都通過 上拉電阻與正電源相連。當 I2C 總線空閑時,這兩條 線都為高電平。 START 和 STOP信號 系統振蕩器 內部振蕩器產生內部邏輯和 LCD 驅動信號時序。系統時鐘頻率 (fSYS) 決定 LCD 幀頻率。系統上 電初始化期間,系統振蕩器處于停止狀態。 SEG 驅動輸出 LCD 驅動塊包含多達56 個SEG 輸出口,應直接與LCD 面板相連。根據復用COM 信號和顯示鎖存 器內的數據產生 SEG 輸出信號。未使用的 SEG 輸出腳應保持開路狀態。 COM 驅動輸出 LCD 驅動塊包含多達 8個 COM 輸出口,應直接與 LCD 面板相連。根據所選擇的 LCD驅動模式產 生 COM 輸出信號。未使用的 COM 輸出腳應保持開路狀態。 幀頻率 VK2C23提供兩種幀頻率,可通過模式設置命令選擇為 80Hz 還是 160Hz。 閃爍功能 該系列芯片包含多種閃爍模式。通過閃爍命令選擇相應的頻率使整個顯示屏閃爍。閃爍頻率是通過 系統頻率分頻得到的。系統頻率與閃爍頻率的比率取決于芯片的閃爍模式,如下表所示: 閃爍模式 工作模式比例 閃爍頻率 (Hz) 0 0 閃爍關閉 1 fSYS/16384Hz 4 2 fSYS/32768Hz 2 3 fSYS/65536Hz 1 VK2C23 56×4/52x8 LCD驅動
第8頁
Rev. 1.3 9 Jul. 21 2019 www.szvinka.com 從機地址 ( 0x7c)bit0-讀寫位 寫操作 寫命令字節 顯示RAM寫單字節數據字 顯示RAM寫多個字節數據 Slave Address Write ACK Command byte ACK S 0 1 1 1 1 1 0 0 1 st BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 Command setting ACK P 2 nd BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 Write ACK ACK S 0 1 1 1 1 1 0 0 Data byte ACK D7 D6 D5 D4 D3 D2 D1 D0 P Slave Address Command byte Register Address byte ACK BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 Slave Address ACK Write ACK S 0 1 1 1 1 1 0 0 ACK 2nd ACK Data byte D7 D6 D5 D4 D3 D2 D1 D0 P Nth data Data byte D7 D6 D5 D4 D3 D2 D1 D0 2nd data ACK Data byte D7 D6 D5 D4 D3 D2 D1 D0 1st data ACK Command byte Register Address byte 1 st BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 ACK 。。。 。。。 顯示RAM讀多個字節數據 讀操作 ACK Write ACK P Slave Address S 0 1 1 1 1 1 0 0 Data byte NACK D7 D6 D5 D4 D3 D2 D1 D0 1st data Data byte ACK D7 D6 D5 D4 D3 D2 D1 D0 P Nth data Data byte D7 D6 D5 D4 D3 D2 D1 D0 2nd data ACK ACK ACK Device Address Read S 0 1 1 1 1 1 0 1 ACK Command byte Register Address byte 1 st 2nd BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 BIT0BIT1BIT2BIT3BIT4BIT5BIT6BIT7 。。。 。。。 Slave Address 0 1 1 1 1 1 0 R/W MSB LSB VK2C23 56×4/52x8 LCD驅動
第9頁
Rev. 1.3 10 Jul. 21 2019 www.szvinka.com 命令說明 顯示數據命令 MCU 發送數據到 VK2C23的存儲器映射。 功能 字節 (MSB) Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB) Bit 0 說明 R/W Def 顯示數據輸入 / 輸出命令 1st 1 X 0 0 0 0 0 0 W 地址指針 2nd X A5 A4 A3 A2 A1 A0 存儲器映射 的顯示數據 起始地址 W 00H 注: ● 上電狀態:地址設為 00H 模式設置命令 系統設置命令 控制內部系統振蕩器開啟 / 關閉和顯示的開啟 / 關閉。 功能 字節 (MSB) Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB) Bit 0 說明 R/W Def 系統模式設置 命令 1st 1 0 0 0 0 1 0 0 W 系統振蕩器和 顯示 開啟 / 關閉設置 2nd X X X X X X S E W 00H Bit 1 Bit 0 內部系統振蕩器 LCD 顯示 S E 0 X off off 1 0 on off 1 1 on on ● 上電狀態:顯示關閉且內部系統振蕩器除能 VK2C23 56×4/52x8 LCD驅動 0 功能 字節 (MSB) Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB) Bit 0 備注 R/W Def 驅動模式設置 命令 1st 1 0 0 0 0 0 1 0 W Duty 和 Bias 設置 2nd X X X X X X Duty Bias 無 論 “Duty” 位 設 置 為 何 值,1/8 duty 驅動模式僅 適 用 于 48 LQFP 封裝 W 00H Bit 1 Bit 0 Duty Bias Duty Bias 0 0 1/4 duty 1/3 bias 0 1 1/4 duty 1/4 bias 1 0 1/8 duty 1/3 bias 1 1 1/8 duty 1/4 bias ? 上電狀態:選擇 1/4 duty 輸出和 1/3 bias 模式。
第10頁
Rev. 1.3 11 Jul. 21 2019 www.szvinka.com 幀頻命令 選擇幀頻率。 功能 字節 (MSB) Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB) Bit 0 說明 R/W Def 幀頻率命令 1st 1 0 0 0 0 1 1 0 W 幀頻率設置 2nd X X X X X X X F W 00H Bit 0 幀頻率 F 0 80Hz 1 160Hz ● 上電狀態:幀頻率設置為 + ] 。 閃爍頻率設置命令 定義顯示模式的閃爍頻率。 功能 字節 (MSB) Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 (LSB) Bit 0 說明 R/W Def 閃爍頻率命令 1st 1 0 0 0 1 0 0 0 W 閃爍頻率設置 2nd X X X X X X BK1 BK0 W 00H Bit 1 Bit 0 閃爍頻率 BK1 BK0 0 0 閃爍關閉 0 1 4Hz 1 0 2Hz 1 1 1Hz ● 上電狀態:閃爍功能關閉。。 VK2C23 56×4/52x8 LCD驅動
第11頁
Rev. 1.3 12 Jul. 21 2019 www.szvinka.com 內部電壓調整設置命令 內部電壓 (VLCD) 通過設置 LCD 工作電壓調整命令可提供 16 種電壓選項。 VK2C23 56×4/52x8 LCD驅動 功能 字節 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0 備注 R/W Def IVA 命令 1st 1 0 0 0 1 0 1 0 W IVA 控制 2nd X X DE VE DA3 DA2 DA1 DA0 SEG/VLCD 引腳功能通過DE 位設置。 VE位使能或除能內部電壓 調整功能。 DA3~DA0 用來調整VLCD 輸 出電壓。 W 30H 注: Bit 5 Bit 4 SEG 55/VLCD 共用引腳選擇 內部電壓 調整功能 備注 DE VE 0 0 VLCD 引腳 off ● VCCA2 和 VLCD 相連,偏置電壓由外部 VLCD引 腳提供。 ● VCCA2 和 VDD 相連,偏置電壓由外部 VDD引腳 提供。 ● VLCD 和 VDD 相連,內部電壓跟隨器必須通過設 置 DA3~DA0 位為“0000”來除能。 0 1 VLCD 引腳 on ● ● VCCA2 和 VLCD 相連,內部電壓調整功能將無法調 整內部偏置電壓。( 偏置電壓由 VLCD 引腳提供 ) VCCA2 和 VDD 相連, VLCD 引腳電壓來自于外部 電壓,內部電壓調整功能將無法調整內部偏置電壓。 ( 建議:不使用 ) ● VCCA2 和 VDD 相連,VLCD 引腳浮空且內部電壓 調整功能使能,則內部電壓調整功能可用來調整內部 偏置電壓。( 偏置電壓由內部電壓調整提供 ) 1 0 SEG55 引腳 off ● VCCA2 和 VLCD 相連,偏置電壓由外部 VLCD引 腳提供。 ● VCCA2 和 VDD 相連時,偏置電壓由外部 VDD 引腳提供。 ● 內部電壓跟隨器自動除能,與DA3~DA0 位無關。 1 1 SEG55 引腳 on ● VCCA2 和 VLCD 相連時,VLCD 引腳電壓來自于 外部電壓且內部電壓調整功能使能,內部電壓調整功 能可用來調整內部偏置電壓。( 偏置電壓由內部電壓 調整提供 ) ● VCCA2 引腳連接到 VDD 引腳時,若內部電壓調整 功能使能,內部電壓調整功能可調整內部偏置電壓。 ( 偏置電壓由內部電壓調整提供 ) ? 上電狀態:內部電壓調整功能使能且 SEG/VLCD 引腳選擇為 SEG 引腳。 ? 當 DA0~DA3 位設置為“0000”,內部電壓跟隨器 除能。 ? 當 DA0~DA3 位設置為除 “0000”以外的值時,內部電壓跟隨器使能。
第12頁
Rev. 1.3 13 Jul. 21 2019 www.szvinka.com VDD SDA SCL 1 2 3 4 5 6 J1 MCU_CONNECT R3 4.7K R4 4.7K 周圍干擾比較大時可以在通訊腳上串10R到1k電阻和pF級對地小電容 單片機(3.3V)和驅動芯片(5V)供電不一致時,通訊腳建議加電平轉換電路 VDD=2.4V-5.5V VDD VR 12K或0R 軟件配置偏置電壓由VLCD腳提供時: (VLCD可以通過VR接到小于5.5V的電源上,VLCD可以大于VDD) VLCD通過VR接到VDD上,VDD=5V VR=12K 時: VLCD大約為4.2V 建議VR用20K可調電阻調到顯示效果最佳,取此時阻值。 COM0 COM1 COM2 COM3 SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 建議芯片的COM腳和LCD的COM腳順序1對1連接 SEG腳為了PCB走線方便可打亂順序 注意寫軟件時顯示RAM對應的順序也要改過來 C2 100nF C1 1uF VK2C23A參考電路 SDA SCL COM4/SEG0 COM5/SEG1 COM6/SEG2 COM7/SEG3 RAM0-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM1-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM2-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM3-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM4-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM5-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM6-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM7-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM8-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM9-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM10-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM11-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM12-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM13-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM14-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM15-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 COM0 COM1 COM2 COM3 COM4/SEG0 COM5/SEG1 COM6/SEG2 COM7/SEG3 軟件配置4COM或者8COM COM0 COM1 COM2 COM3建議芯片的COM腳和LCD的COM腳順序1對1連接 SEG腳為了PCB走線方便可打亂順序 注意寫軟件時顯示RAM對應的順序也要改過來 SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 COM4/SEG0 COM5/SEG1 COM6/SEG2 COM7/SEG3 RAM0-BIT3 BIT2 BIT1 BIT0 RAM0-BIT7 BIT6 BIT5 BIT4 RAM1-BIT3 BIT2 BIT1 BIT0 RAM1-BIT7 BIT6 BIT5 BIT4 RAM2-BIT3 BIT2 BIT1 BIT0 RAM2-BIT7 BIT6 BIT5 BIT4 RAM3-BIT3 BIT2 BIT1 BIT0 RAM3-BIT7 BIT6 BIT5 BIT4 RAM4-BIT3 BIT2 BIT1 BIT0 RAM4-BIT7 BIT6 BIT5 BIT4 RAM5-BIT3 BIT2 BIT1 BIT0 RAM5-BIT7 BIT6 BIT5 BIT4 RAM6-BIT3 BIT2 BIT1 BIT0 RAM6-BIT7 BIT6 BIT5 BIT4 RAM7-BIT3 BIT2 BIT1 BIT0 RAM7-BIT7 BIT6 BIT5 BIT4 RAM8-BIT3 BIT2 BIT1 BIT0 RAM8-BIT7 BIT6 BIT5 BIT4 RAM9-BIT3 BIT2 BIT1 BIT0 RAM9-BIT7 BIT6 BIT5 BIT4 軟件配置為8COM 軟件配置為4COM VDD 1 SDA 2 SCL 3 VSS 4 COM0 5 COM1 6 COM2 7 COM3 8 COM4/SEG0 9 COM5/SEG1 10 COM6/SEG2 11 COM7/SEG3 12 SEG4 13 SEG5 14 SEG6 15 SEG7 16 SEG8 17 SEG9 18 SEG10 19 SEG11 20 SEG12 21 SEG13 22 SEG14 23 SEG15 24 SEG16 25 SEG17 26 SEG18 27 SEG19 28 SEG20 29 SEG21 30 SEG22 31 SEG23 32 SEG24 33 SEG25 34 SEG26 35 SEG27 36 SEG28 37 SEG29 38 SEG30 39 SEG31 40 SEG32 41 SEG33 42 SEG34 43 SEG35 44 SEG36 45 SEG37 46 SEG38 47 SEG39 48 SEG40 49 SEG41 50 SEG42 51 SEG43 52 SEG44 53 SEG45 54 SEG46 55 SEG47 56 SEG48 57 SEG49 58 SEG50 59 SEG51 60 SEG52 61 SEG53 62 SEG54 63 VLCD 64 U1 VK2C23A_LQFP64(0.4) SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 SEG20 SEG21 SEG22 SEG23 SEG39 SEG38 SEG37 SEG36 SEG35 SEG34 SEG33 SEG32 SEG31 SEG30 SEG29 SEG28 SEG27 SEG26 SEG25 SEG24 SEG40 SEG41 SEG42 SEG43 SEG44 SEG45 SEG46 SEG47 SEG48 SEG49 SEG50 SEG51 SEG52 SEG53 SEG54 SDA SCL SEG20 SEG21 SEG22 SEG23 SEG24 SEG25 SEG26 SEG27 SEG28 SEG29 SEG30 SEG31 SEG32 SEG33 SEG34 SEG35 SEG36 SEG37 SEG38 SEG39 SEG40 SEG41 SEG42 SEG43 SEG44 SEG45 SEG46 SEG47 SEG48 SEG49 SEG50 SEG51 SEG52 SEG53 SEG54 C4 57 C5 58 C6 59 C7 60 S0 5 S1 6 S2 7 S3 8 S4 9 S5 10 S6 11 S7 12 S8 13 S9 14 S10 15 S11 16 S12 17 S13 18 S14 19 S15 20 S16 21 S17 22 S18 23 S19 24 C0 1 C1 2 C2 3 C3 4 S20 25 S21 26 S22 27 S23 28 S24 29 S25 30 S26 31 S27 32 S28 33 S29 34 S30 35 S31 36 S32 37 S33 38 S34 39 S35 40 S36 41 S37 42 S38 43 S39 44 S40 45 S41 46 S42 47 S43 48 S44 49 S45 50 S46 51 S47 52 S48 53 S49 54 S50 55 LCD8COM LCD50X8 C0 1 C1 2 C2 3 C3 4 S0 5 S1 6 S2 7 S3 8 S4 9 S5 10 S6 11 S7 12 S8 13 S9 14 S10 15 S11 16 S12 17 S13 18 S14 19 S15 20 S16 21 S17 22 S18 23 S19 24 S20 25 S21 26 S22 27 S23 28 S24 29 S25 30 S26 31 S27 32 S28 33 S29 34 S30 35 S31 36 S32 37 S33 38 S34 39 S35 40 S36 41 S37 42 S38 43 S39 44 S40 45 S41 46 S42 47 S43 48 S44 49 S45 50 S46 51 S47 52 S48 53 S49 54 S50 55 S51 56 S52 57 S53 58 S54 LCD4COM LCD55X4 59 SEG20 SEG21 SEG22 SEG23 SEG24 SEG25 SEG26 SEG27 SEG28 SEG29 SEG30 SEG31 SEG32 SEG33 SEG34 SEG35 SEG36 SEG37 SEG38 SEG39 SEG40 SEG41 SEG42 SEG43 SEG44 SEG45 SEG46 SEG47 SEG48 SEG49 SEG50 SEG51 SEG52 SEG53 SEG54 RAM25-BIT7 BIT6 BIT5 BIT4 RAM26-BIT3 BIT2 BIT1 BIT0 RAM26-BIT7 BIT6 BIT5 BIT4 RAM27-BIT3 BIT2 BIT1 BIT0 RAM49-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM50-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 1. 2. 軟件配置偏置電壓由內部電壓調整功能實現: VLCD和VDD短接,VR=0R
第13頁
Rev. 1.3 14 Jul. 21 2019 www.szvinka.com VK2C23 56×4/52x8 LCD驅動 VDD SDA SCL 1 2 3 4 5 6 J1 MCU_CONNECT R3 4.7K R4 4.7K 周圍干擾比較大時可以在通訊腳上串10R到1k電阻和pF級對地小電容 單片機(3.3V)和驅動芯片(5V)供電不一致時,通訊腳建議加電平轉換電路 VDD=2.4V-5.5V VDD VR 12K或0R 軟件配置偏置電壓由VLCD腳提供時: (VLCD可以通過VR接到小于5.5V的電源上,VLCD可以大于VDD) VLCD通過VR接到VDD上,VDD=5V VR=12K時: VLCD大約為4.2V 建議VR用20K可調電阻調到顯示效果最佳,取此時阻值。 COM0 COM1 COM2 COM3 SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG16 SEG17 SEG18 SEG19 建議芯片的COM腳和LCD的COM腳順序1對1連接 SEG腳為了PCB走線方便可打亂順序 注意寫軟件時顯示RAM對應的順序也要改過來 C2 100nF C1 1uF VK2C23B參考電路 SDA SCL COM4 COM5 COM6 COM7 RAM0-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM1-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM2-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM3-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM4-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM5-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM6-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM7-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM8-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM9-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM10-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM11-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM12-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM13-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM14-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM15-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 COM0 COM1 COM2 COM3 COM4 COM5 COM6 COM7 只支持8COM 軟件配置為8COM SEG4 SEG5 SEG6 SEG7 SEG8 SEG9 SEG10 SEG11 SEG12 SEG13 SEG14 SEG15 SEG27 SEG26 SEG25 SEG24 SEG23 SEG22 SEG21 SEG20 SEG19 SEG18 SEG17 SEG16 SEG28 SEG29 SEG30 SEG31 SEG32 SEG33 SEG34 SEG35 SEG36 SEG37 SEG38 SDA SCL SEG20 SEG21 SEG22 SEG23 SEG24 SEG25 SEG26 SEG27 SEG28 SEG29 SEG30 SEG31 SEG32 SEG33 SEG34 SEG35 SEG36 SEG37 SEG38 C4 57 C5 58 C6 59 C7 60 S0 5 S1 6 S2 7 S3 8 S4 9 S5 10 S6 11 S7 12 S8 13 S9 14 S10 15 S11 16 S12 17 S13 18 S14 19 S15 20 S16 21 S17 22 S18 23 S19 24 C0 1 C1 2 C2 3 C3 4 S20 25 S21 26 S22 27 S23 28 S24 29 S25 30 S26 31 S27 32 S28 33 S29 34 S30 35 S31 36 S32 37 S33 38 S34 39 S35 40 S36 41 S37 42 S38 43 S39 44 S40 45 S41 46 S42 47 S43 48 S44 49 S45 50 S46 51 S47 52 S48 53 S49 54 S50 55 LCD8COM LCD50X8 RAM33-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 RAM34-BIT7 BIT6 BIT5 BIT4 BIT3 BIT2 BIT1 BIT0 1. 2. 軟件配置偏置電壓由內部電壓調整功能實現: VLCD和VDD短接,VR=0R VDD 1 SDA 2 SCL 3 VSS 4 COM0 5 COM1 6 COM2 7 COM3 8 COM4 9 COM5 10 COM6 11 COM7 12 SEG4 13 SEG5 14 SEG6 15 SEG7 16 SEG8 17 SEG9 18 SEG10 19 SEG11 20 SEG12 21 SEG13 22 SEG14 23 SEG15 24 SEG16 25 SEG17 26 SEG18 27 SEG19 28 SEG20 29 SEG21 30 SEG22 31 SEG23 32 SEG24 33 SEG25 34 SEG26 35 SEG27 36 SEG28 37 SEG29 38 SEG30 39 SEG31 40 SEG32 41 SEG33 42 SEG34 43 SEG35 44 SEG36 45 SEG37 46 SEG38 47 VLCD 48U1 VK2C23B_LQFP48(0.5)
第14頁
Rev. 1.3 15 Jul. 21 2019 www.szvinka.com 極限參數 參 數 額 定 值 單 位 電源電壓 -0.3~6.5 V 輸入電壓 VSS-0.3~VDD+0.3 V 儲存溫度 -50~125 ℃ 工作溫度 -40~85 ℃ 電氣參數 VK2C23 56×4/52x8 LCD驅動 VSS = 0V;VDD =2.4~5.5V;Ta = -40 ~ +85°C;VCCA2 pad 連接到 VDD Pad 符號 參數 測試條件 最小 典型 最大 單位 VDD 條件 VDD 工作電壓 — — 2.4 — 5.5 V VLCD 工作電壓 — — 2.4 — 5.5 V IDD 工作電流 3V 無負載,VLCD=VDD,1/3 bias, fLCD=80Hz, LCD 顯示開啟, 內部系統振蕩器開啟, DA0~DA3 設為“0000” — 25 40 μA 5V — 35 50 μA IDD1 工作電流 3V 無負載,VLCD=VDD,1/3 bias, fLCD=80Hz, LCD 顯示關閉, 內部系統振蕩器開啟, DA0~DA3 設為“0000” — 2 5 μA 5V — 4 10 μA ISTB 靜態電流 3V 無負載, VLCD=VDD, LCD 顯示關閉, 內部系統振蕩器關閉 — — 1 μA 5V — — 2 μA VIH 高電平輸入電壓 — SDA,SCL 0.7VDD — VDD V VIL 低電平輸入電壓 — SDA,SCL 0 — 0.3VDD V IIL 輸入漏電流 — VIN = VSS 或 VDD -1 — 1 μA IOL 低電平輸出電流 3V VOL=0.4V,SDA 引腳 3 — — mA 5V 6 — — mA IOL1 LCD COM 灌電流 3V VLCD=3V,VOL=0.3V 250 400 — μA 5V VLCD=5V,VOL=0.5V 500 800 — μA IOH1 LCD COM 源電流 3V VLCD=3V,VOH=2.7V -140 -230 — μA 5V VLCD=5V,VOH=4.5V -300 -500 — μA IOL2 LCD SEG 灌電流 3V VLCD=3V,VOL=0.3V 250 400 — μA 5V VLCD=5V,VOL=0.5V 500 800 — μA IOH2 LCD SEG 源電流 3V VLCD=3V,VOH=2.7V -140 -230 — μA 5V VLCD=5V,VOH=4.5V -300 -500 — μA
第15頁
Rev. 1.32 16 Jul. 21 2019 www.szvinka.co www.szvinka.comm VK2C23 56×4/52x8 LCD驅動 VSS = 0V;VDD = 2.4~5.5V;Ta= -40 ~ +85°C;VCCA2 pad 連接到 VDD Pad 符號 參數 測試條件 最小 典型 最大 單位 VDD 條件 fLCD1 LCD 幀頻率 4V 1/4 duty,Ta =25°C 72 80 88 Hz fLCD2 LCD 幀頻率 4V 1/4 duty,Ta =25°C 144 160 176 Hz fLCD3 LCD 幀頻率 4V 1/4 duty,Ta=-40 ~ +85°C 52 80 144 Hz fLCD4 LCD 幀頻率 4V 1/4 duty,Ta=-40 ~ +85°C 104 160 248 Hz tOFF VDD 關閉時間 — VDD 下降到 0V 20 — — ms tSR VDD 轉換速率 — — 0.05 — — V/ms 交流電氣特性 – I2 C 接口 符號 參數 條件 VDD=2.4V~5.5V VDD=3.0V~5.5V 單位 最小 最大 最小 最大 fSCL 時鐘頻率 — — 100 — 400 kHz tBUF 總線空閑時間 在此時間內總線必須保持 空閑直到新的傳輸開始 4.7 — 1.3 — μs tHD: STA Start 狀態保持時間 此周期后,產生第一個時 鐘脈沖 4 — 0.6 — μs tLOW SCL 低電平時間 — 4.7 — 1.3 — μs tHIGH SCL 高電平時間 — 4 — 0.6 — μs tSU: STA Start 狀態設置時間 僅與重復的 START 信號 有關 4.7 — 0.6 — μs tHD: DAT 數據保持時間 — 0 — 0 — ns tSU: DAT 數據設置時間 — 250 — 100 — ns tR SDA 和 SCL 上升時間 注 — 1 — 0.3 μs tF SDA 和 SCL 下降時間 注 — 0.3 — 0.3 μs tSU: STO Stop 狀態設置時間 — 4 — 0.6 — μs tAA 有效時鐘輸出時間 — — 3.5 — 0.9 μs tSP 輸入濾波時間常數 (SDA 和 SCL 引腳 ) 噪聲抑制時間 — 100 — 50 ns 交流電氣特性
第16頁
Rev. 1.3 17 Jul. 21 2019 www.szvinka.com VK2C23 56×4/52x8 LCD驅動 封裝信息 LQFP48(7.0mm x 7.0mm PP=0.5mm):
第17頁
Rev. 1.3 18 Jul. 21 2019 www.szvinka.com 封裝信息 LQFP64(7.0mm x 7.0mm PP=0.4mm): VK2C23 56×4/52x8 LCD驅動
第18頁
Rev. 1.3 19 Jul. 21 2019 www.szvinka.com Copyright? 2019 by VINKA MICROELECTRONICS CO., LTD The information appearing in this Data Sheet is believed to be accurate at the time of publication. However, Vinka assumes no responsibility arising from the use of the specifications described. The applications mentioned herein are used solely for the purpose of illustration and Vinka makes no warranty or representation that such applications will be suitable without further modification, nor recommends the use of its products for application that may present a risk to human life due to malfunction or otherwise. Vinka's products are not authorized for use as critical components in life support devices or systems. Vinka reserves the right to alter its products without prior notification. For the most up-to-date information, please visit our web site at https://www.szvinka.com Revision History No. Version Date Revision Item 1 1.1 2017-08-10 Original Version 2 1.2 2018-10-11 Check DS 3 1.3 2019-03-21 Add Ref Circuits Checking Yes Yes Yes VK2C23 56×4/52x8 LCD驅動